微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > 求教OPA564 Iflag 一直高电平以及OPA564经常烧坏的问题

求教OPA564 Iflag 一直高电平以及OPA564经常烧坏的问题

时间:10-02 整理:3721RD 点击:

你好,在使用贵司的OPA564芯片作为电力线载波通信的PA时,遇到以下问题:

1.IFLAG在使能脚有无打开时一直保持在高电平。根据DATASHEET上的说明,当OPA564的输出电流大于设置的限制电流时,IFLAG才会指示高电平,但在实际电流测试中,OPA564工作最大发射电流为150mA,远小于设置的1.5A.

2.在OPA564每隔1s发射一次时,在发射3个小时左右,OPA564信号输出引脚与地短路,但此时芯片温度并不高。

我们找不到OPA564损坏的原因,求指教,非常感谢!

你这个电路的直流工作点对吗?单分析直流工作点,因为6号引脚高阻,所以R104右端那个节点的直流电压时VDD/2。如果把R101左端视为输入端,则对直流信号,(Vin-VDD/2)/2.7=(VDD/2-Vo)/10。这样算出来Vo=-3.7Vin+2.35VDD,有可能使输出饱和的。你再检查一下你电路的直流点。

非常感谢王工的回答,R101的左端是信号的输入端,且串联了一个1uF的隔直流电容,附件的原理图上没有截下来。所以这时的Vo=-3.7Vin,Vin信号Vpp为1.5V左右.

1. 关于IFLAG一直在高电平,我也没什么思路。你按照手册图36检查一下你的上电顺序对不对,会不会是这里出了问题?

2. 看不懂C102=180pF这个电容是干什么用的。你的信号频率是多少?

王工,

1.我们在OPA564的15V供电上加了延时电路,用示波器测试上电时序没有问题。

2.C102用来滤除信号的高频干扰。信号频率为10K-500KHz。

另,造成OPA564输出脚短路的可能原因有哪些呢?谢谢!

1. 信号频率500KHz的时候,C102=180pF是一个1.8K的小电阻,你的有用信号成分会通过这个电阻泄露到地。

2. R104把输入和虚拟地挡住了,建议拆了,换一个0欧姆。

3. 你在烧坏的板子上,测一下D100~D103是不是好的,重点关注一下D102和D103,看看是不是烧了。

1.感谢你的建议,我们会修改的。

2.我们测试了D100~D103,均正常。

你试试看输入信号短路到地时,那个IFLAG还会不会一直高电平。如果还是高电平,建议再查查电路是不是哪里有短路的情况。

电路上其他器件没有发现短路情况,OPA564损坏时,输出脚对地电阻从50欧到200欧不等,同时也影响了接收信号的波形,如下图所示:

对地电阻应该在50到100欧姆是正常的,100以上可能是出错了。我这里有一个TINA model,是去年做的,你可以先拿去放一下。正好频率范围和你的差不多,都是几十K到100多K。

非常感谢!

wang:

        你好,我们在载波功率放大中也是用OPA564,同样存在容易烧坏的问题,基本都是输出对地短路。

我们是用单电源24V,工作电流不越过1A,原理以及保护电路都是按推荐电路设计的。目前烧坏了不少,但还不知道为什么会坏,

如何去解决这个问题。

感性电路(变压器)在接通/断开瞬间会产生反向电动势。反向电动势会损坏有源器件。对OPA564的保护是通过接在OPA564后端的二极管,电感等构成的。对于OPA564损坏,建议调试一下输出那些保护电路:

1)在信号开/关瞬间,用示波器测量电感L100(100nH)前后的波形,看是否有较高的尖脉冲? (L100/100nH是比较小的一个值,不知这个值是从哪里得到的。如果有可能,增加这个电感值,可以加强对脉冲的抑制。)

2)二极管的走线(trace)要尽量短,就近接在地和电源上? 如果通过较长的trace连到地和电源上,由于trace的电感特性,会削弱保护作用。

另外,建议测量一下损坏的芯片的输出脚对电源的阻抗,来判断是输出上管损坏,还是下管损坏。

Best Regards

Frank Pan

您好,我现在在用OPA564做一个对于数字信号的功放,也遇到IFLAG周期性的指示高电平,大约3V,所以想问一下您当时怎么解决的,啊,时间这么久了还冒昧的打扰您,sorry and thankyou~~

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top