微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > DAC5675A layout

DAC5675A layout

时间:10-02 整理:3721RD 点击:

Hi

   关于布局布线DAC5675A器件,由于该器件是高速器件,在PCB方面需要向您请教:

1、差分输入端差分线长、线距是否有特殊要求?

2、差分时钟走线是否有特殊要求?

差分信号, 对长度并不要求, 倒是走线有要求:

1. 两线等长

2. 平行走线, 中间的空隙尽量小

Hi

   谢谢。

高速差分信号一般要求等长,等间距,可能会由于面积原因等长不容易做到,但是两线之差不能大于5mil。

先根据你的PCB堆叠结构,用软件算出线宽,线间距。然后按照计算值进行画图

时钟和信号线一样对待。阻抗按照差分100欧姆计算。

多组信号线之间必须等长。不等长的时候可以走蛇行线

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top