微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > ADS1198的CLK和SCLK问题

ADS1198的CLK和SCLK问题

时间:10-02 整理:3721RD 点击:

最近在做这块芯片,看到有两个时钟,CLK和SCLK,这两个时钟信号能接在一起吗,就是说CLK和SLCK能不能使用同一个时钟信号?另外,关于芯片的SPI输入输出,要不要做一些初始化的工作,这些我好想在手册上没看到

ADS1198的CLK有内部时钟和外部时钟两种模式,内部时钟经过trim过的,主要适用于低功耗电池供电系统。SCLK为SPI通信提供时钟,SCLK的设置需要由ADC通道数,分辨率以及数据速率来确定,需要满足 t_SCLK<(t_DR–4t_CLK)/(N_BITS×N_CHANNELS+24),具体可以参考datasheet 34页。SPI通信是要做初始化的,和基本SPI通信相同,进行读写寄存器。具体可以参考datasheet 35-38页。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top