微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > 找了一篇文档看,发现有很多不解(seven steps to successful adc design)

找了一篇文档看,发现有很多不解(seven steps to successful adc design)

时间:10-02 整理:3721RD 点击:

Hi,TI的FAE们,sorry,看到一篇ADI的关于如何设计ad的文档,有些不解。

文档中,step 1 and 2,里面说一个250mVp-p的10Khz信号,25uvp-p的noise,算信噪比的时候,noise的RMS值是25uv/6,这个分母6是怎么计算的?

还有,step4 里面的

How much noise is allowed at the input of the opamp?

Remember that we need to design an overall solution whose

noise density does not exceed 416 nV/rt-Hz.

这点我有点不同意啊。

运放的voltage noise density,应该是noise rms voltage=4.16uv=root(noise power)=root(voltage noise spentral density的平方对频率的积分 )。

1.jpg

不知道TI的FAE对这个是如何认为的?

TI有没有相应的文档啊,多谢多谢

登陆deyisupport的速度比adi的快多了。

Vpp是峰峰值噪声,按照高斯分布(-3.3 to 3.3,99.99%)的等效模型,Vpp=6.6Vrms.

关于噪声功率谱密度,图2.7的计算方法正确。

多谢多谢,还是你们的解释靠谱...

TI有没有类似的文档啊,

如何选择amplifier,adc以及RC filter(analog front end),因为amplifier的稳定性又和输出capacitance有关,所以选择需要很小心,RC又是一个filter。

多谢多谢。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top