微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > ADC的信噪比SNR改进

ADC的信噪比SNR改进

时间:10-02 整理:3721RD 点击:

1、ADS1274和ADS1294有什么区别吗?如果我想选一个四通道的24位数据采集系统,采集对象的模拟前端为运放的输出,选哪一个好,ADS1294是不是只用于ECG和EEG呢?

2、ADS1274的datasheet显示他的SNR为111dB,是不是说他最高只能达到这么大,因为我看到他的时钟fCLK/fDATA数据输出固定一比值,那么我如果想通过降低数据输出速率(采集信号带宽为50Hz,不需要这么高的数据率数据)的方式提高SNR的话,是否只有在控制器里面通过数据平均的方式来实现。

3、在ADS1274里,我如果通过降低时钟频率fCLK的方式来降低数据输出速率,是否不能达到降低SNR的效果?此外,在ADC中,在信号带宽不变的前提下(数据输出率不变),如果提高采样率,SNR肯定增加吧。

1.ADS1294是带了EMI FILTER和PGA的delta-sigma ADC, 你可以用在你想用的场合

2.手册所列为器件典型值,与测试条件有关

3.手册指标测试条件为FCLK=27MHZ下的器件典型值,理论上时这样,但是跟你的单板的噪声和时钟性能等很多关系有关,

你好,非常感谢你的回答。关于你的解答,我还是不是很清楚我该如何做。如果我在信号带宽50Hz的前提,想尽量提高ADS1274的信噪比的话,我可以通过什么手段来实现呢?

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top