微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > 运放的稳定性

运放的稳定性

时间:10-02 整理:3721RD 点击:

对于VFB的运放,我们用环路增益的幅度和相位的关系去衡量运放的稳定性(即从频域的角度去分析)。一般认为,当相位裕度小于45度,但是又没达到0度,此时,会产生过冲,而达到0度,会产生振荡,但是,从时域上看,过冲的幅度为什么会不断减小。比如输入一个方波,输出信号为什么只会在电平跳变处变化比较大,然后逐渐衰减。从频域上分析的话,比如运放的正端输入某个刚好位于相位裕度小于45度但大于0度的频率分量,假定负端为0,它会形成正反馈,但是最终幅度应该近似保持恒定。然后,换成时域看的话,应该是个在一个方波周期内,好几个周期的正弦波。
这个问题困扰我好久了,恳请朋友们解答。

你关注的过冲各振铃可以视步,系统对阶跃信号的响应。推荐把你的放大电路的传递函数写出来。然后再运用二阶系统对阶跃响应的知识。就可以解决了。关于传递函数和二阶系统,印象好几本基础教科书上都讲过,如电路理论,自动控制原理等。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top