微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > 提问关于时间常数

提问关于时间常数

时间:10-02 整理:3721RD 点击:

时间常数在书上只有定义,并不理解。比如说1K的电阻和100uf的低通RC与10K的电阻和10uf的低通RC电路有什么区别(实际应用需要)?

RC网络的时间常数定义为RC的乘积。所以时间常数跟电阻值与电容的大小无关,而是决定于两个的乘积。

因此,你所说的两种情况在功能上没有区别。当然,设计滤波电路时,建议把电阻值取得小一点(M级以下),免得引入热噪声。

实际上我用电路验证出来是有明显不同的。大电容的组合低通更好

您好,

实际使用的时候需要考虑传输线的阻抗和寄生电容,RC 取值过小受到的影响就较大,一般不建议用的太小。

RC小还是R小还是C小?可以具体点说么?电路板上的走线需要考虑阻抗和寄生电容么?怎么考虑?

补充一下。RC低通滤波电路,1K和100UF(极性电解)和10K和10UF(陶瓷)的低频响应前一个组合更好

这与电容的特性有关么?

billy哥何在?

变身蝙蝠侠了?来拯救地球啊

jim james

RC小还是R小还是C小?可以具体点说么?电路板上的走线需要考虑阻抗和寄生电容么?怎么考虑?

您好,

R和C当然都要考虑,传输线的阻抗是无法避免的,寄生电容可以尽量消除,如用传输线上下净空等方法。具体可以找一些layout 文档看一下总结。

你好,

1、RC的大小取决于你的应用需要,但是可以尽量使电阻小一些,尽量去电阻的值不要在大到兆欧级别的,会带来不必要的热噪声。

2、PCB的布局肯定要考虑阻抗以及寄生电容等的影响。走线的时候尽量不要出现平行的走线(会等效为电容器的两个极板),减少寄生电容的分布

3、高速应用当中,走线就更加关键了,详细的可以去查查相关资料,随后我给你一个文档,希望可以帮助你理解学习。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top