微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > 硬件电路设计讨论 > 88e1111

88e1111

时间:12-13 整理:3721RD 点击:
经过长时间调试。dsp6670加88e1111还是没有搞定,有偿求助。
现象跟这个帖子一样。。。微信:262491280
http://www.so.com/link?m=arlt%2B1bA6i4aTpuB2x%2BLS8Xo2W47IXwdCwJO%2FJ2JbpvCrZ4sXE01AJUW4r6RqErAhjHutBjNVFZpwEtUwEr%2B5ZwcCaqho8svwN2gSSy25puL4c6kG8WaChvqoIddz4CCbFQB3vnp2KLUW3%2Bue3fWCS2vtqnTl5wsLo3lf7EKQZht83WVAxSLhPHOBcOQSybqLC1SrI8i2fR5QWwVU

以前给过建议,再说一遍。
PHY不link,只要检查电源,时钟,复位即可。
时钟有没有锁定,可以通过读写寄存器来验证。
电源的纹波也是一个方面。

先操作MDIO,读REG确认PHY已经自协商且正确建链,这个不对就没下文了。
SGMII两边都关闭AutoNego,直接配死对应的速度,看能不能用。否则考虑查电路吧。
或者,SGMII开着AutoNego,读寄存器,看MAC收到信息没。。。
和jiu的建议类似。

phy已经可以跟pc显示link,电源和25m时钟肯定没有问题,,,复位如果有问题是不是都不能工作。
您说的时钟是serdes时钟吗?62005输出显示已经lock

MDIO寄存器没有问题,phy'可以跟电脑自协商。。。SGMII开着AutoNego读寄存器显示自协商错误。。。。

已经link了,那就通了。
看看手册里面提供几种loop back,一级一级的定位啊。
也可以line side loop back。电脑就可以看收发包统计啊。
你的描述,前后矛盾。 line side 已经可以link,MAC side也可以loopback成功。
那就直接看收发包统计啊。CPU发出来多少,PHY收到多少,PC收到多少,都能看到的啊。
那个不对,一级一级的查啊。

那就force 1000啊。

phy和pclink通了。。。mac和phy没有通啊。。。

没道理呀,,为什么会自协商错误呢。。。

先Force 1000,关SGMII AutoNego,先确认Board - PC链路能工作呗。
MAC SGMII的AutoNego可能会有专门的寄存器,捞出来看看。

你开始的方向就错了。
从性价比和供货来说,用88E1512

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top