微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > 硬件电路设计讨论 > spi设备的dout信号在片选无效时候是高阻态么?

spi设备的dout信号在片选无效时候是高阻态么?

时间:12-13 整理:3721RD 点击:
如题!现在需要从单片机的spi口接2个设备,对于单片机spi口的clk,cs#,mosi来说都是输出,直接接到设备的对应管脚,但是miso信号对设备来说是输出,2个设备的对应dout能直接接到单片机的miso么?
主要看设备在其片选cs#信号无效时候,设备的dout是否高阻。
芯片手册没提这个事情,心里没底上来问问。
多谢指教…………

感觉应该是,不过芯片手册怎么会不提这个呢。。。

实测一下吧
按照规范是这样的。

咋测哦?高阻态不好测出来吧?
多谢指教…………

高阻态下,线路通过电阻搭到GND/VCC,测一下。

正常芯片都是, 不然好多芯片不能同时用了.

是高阻态

不一定  
  

只能查手册或者测试。
高阻与否,有的是画在时序图上的;不在文本中。
有的DAC的Dout是ReadBack用的,不一定会HiZ。

谢谢所有楼上的回复,给我不少启示。
确实在时序图中体现了,我仔细看了下手册,有个时序表,提到了CS#无效后多少时间DOUT
变为高阻态。
从这个表述我完全能够得出判定:CS#无效,DOUT为高阻。

必须高阻
否组就没法1个spi设备挂多个SPI外设了
.254

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top