微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > 硬件电路设计讨论 > DC-DC芯片,FB电压不对。

DC-DC芯片,FB电压不对。

时间:12-13 整理:3721RD 点击:
用来一款DC-DC芯片---MIC24055,用于从12V降到3.3V。
但测试结果:FB电压不对(本来为0.8V,现在为0.66V左右),导致输出电压非计算值。
同时示波器测试SW管脚,没有脉冲波形出现,完全是一个直流电压。
这个IC手工焊接不是很方便,之前手工焊接过1个,没有焊接好,表现症状是:内部的LDO
输出电压为0,FB电压也为0.重新更换一个新IC后,LDO输出ok了,FB也有电压了,所以
个人感觉是焊接ok了,但是输出不对。
同时有1pcs新板子,输出是OK的。所以我又不怎么怀疑是电路问题,难道还是焊接问题?
请教下大家。
谢谢。

还是那句话,dcdc不正常,先看电感用得对不对。。

有可能是没起振,很有可能还是没焊好

还有二极管  
  

用成工频整流管了?这个不太可能了吧,据说1N4007之类现在其实都是FR107了

你说的也有道理
我是七八年前 被二极管搞过一次
之前没用过dcdc bom上的型号买不到 采购就随便买了一种  
  

选电感一直没什么经验。。。

赞同,有次没加二极管fb变成正常的1/2 

同没经验,一直往大了整

谢谢。
这款DC-DC,buck在off的期间,是用low-side的FET充当二极管导通功能的。这个FET
已经集成在IC内部了。指的是这个二极管吗?

http://micrel.com/_PDF/Eval-Board/MIC24055_EB.pdf 参考原理图上的D1

谢谢。
其实我一直不知道这个D1作用是什么。我看小电流的Buck电路中,都不需要这种二极管。

这是boost二极管,使芯片获得一个比电源电压高的电压。
.44

谢谢。
但是这个IC,用于降压的。为何需要比电源电压(输入电压)还要高呢?

因为上桥用的是NMOS,因为同等工艺条件,NMOS比PMOS的性能好
但是NMOS导通时,VD=VS=电源电压,因此栅极电压需要比电源电压还高才能有效导通。

这货居然能跑3.3V12A,牛比啊

ti还有能到30A的
不过我觉得还是外置MOS的用着放心些。。。
我前几年用过的,APW7120,带两个NMOS,输出15A稳稳当当。不过确实不如人家单片式的电路简洁。

一般片子出厂是都是测试过的, 所以,,,,,,,,

实际应用中温度上去要降额的

这个芯片是COT的,理论上,除非芯片保护,否则SW引脚不会出现直流电压。
Vout/FB电压不够,SW是高Ton,低Toff(min)这样的波形。Ton一般反比于Vin。
看DS,芯片的Exp PAD是有QFN Pin的,测量焊接短路什么的不麻烦啊。
肚皮焊不好主要是功率了,至少不影响输出才对。

之前版上有人介绍过,手工焊QFN大法,在肚皮上做个大点的通孔焊盘,周围一圈焊好之后,从背面灌锡,这样可以保证肚皮焊好

那得肚皮够大
另外,我们这边有下图这样的封装器件,上机贴也有1~2%的不良
就是留个大过孔,有不良的就从背面再焊一下

传说中的Altera肚皮不接地不能用斯基?

印象中见过好几个除了肚皮,没其他GND管脚的IC。。。

很多变态QFN 肚皮下有三个管脚了 形状奇特 面积狭小
锡膏都要注意尺寸 开大洞就啥都没有了

都是吃过这个亏的啊

我发这个就是altera的片子

这个二极管很多都做到内部吧,到时那个boost电容芯片上做不下

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top