微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > 硬件电路设计讨论 > Re: ADC噪底问题

Re: ADC噪底问题

时间:12-12 整理:3721RD 点击:
基准?

其实噪声与动态范围是没关系的。
采集4次做个平均,稳定位数就能提高一位了。
硬件上改进就复杂了,可以试试布4层板,数字地模拟地分割做好点,参考电压源选更好的芯片。外面加个屏蔽罩,能做的也就这些了。

输入不加信号不行吧,得把输入短路起来

AD转换后的数据是用来解调的,平均肯定是不行的
由于AD前端信号的动态有很大,希望有效位数越多越好
毕竟1位6dB

4倍采样频率过采样,再做平均。

用来解调为什么就不能平均?没有什么是肯定的。
所谓平均,换个专业术语来说就是先做个低通 FIR 滤波,然后再 Downsampling。只要不改变通频带的信号,怎么折腾都行。

他这个估计是要跑满带宽的
.126

把你板子ADC那一块的布局布线贴出来看看

Vpp噪声3,4位是正常情况吧,弄弄电源隔离,去耦,接地,可能会有改善,但不会太多,
真要不够用,上双ADC吧,简单粗暴

什么是双 adc

        这个推荐

估计是说另一路ADC加增益,这样本底噪声就下来了。

那100个ADC 是不是更牛。。。

ADC对电源和电压基准要求都比较高。另外需要知道ADC分辨率是多少bit的,如果是10bit ADC噪声有4bit那就比较差了。
但如果是16bit ADC,有效位能达到12bit也算可以了。
希望能帮到你。

就是用两路ADC采集一路信号,两路的前置放大器增益不同(一般差64,128,256倍)之类的,然后数字合成(选动量化位数合适的)一路。。。

高级啊 是为了消除底噪么 变相增加位数么

        本底噪声靠双adc只能解决一部分

嗯 这个办法好!

加个匹配滤波器试试

正解,其实短路后接到Vref上才能看出实际的效果

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top