微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > 硬件电路设计讨论 > 寻懂模拟的达人合作项目!

寻懂模拟的达人合作项目!

时间:12-12 整理:3721RD 点击:
一个高精度数据采集项目,采样位数在24位以上,寻懂高精度ADC前端信号调理的童鞋合作,主要是运放、增益控制、阻抗、低噪声、滤波器等方面的设计,希望有这方面经验,熟悉这方面电路设计,站内联系!

频率范围呢?

3MHz以内

是想用24bit以上的AD芯片还是需要达到24bit以上的动态范围?
24bit的AD一般采用deltasigma结构,采样率几百kHz,带宽有限。
如果是24bit动态范围,则可以用16bit或更低位数的AD芯片+可变增益调理电路,带宽可以上去。

DC-3MHz?
这个做起来简单,单端的就可以,详细要求?

带宽不需很大,就想用24位的AD,有一款ADC采样率可以达到2.5MHz,带宽也能满足要求
主要是微弱信号采集的问题,希望能采到uV级信号

频率范围可以是这样,采样率2.5MHz就可以了,单端的噪声性能不好吧,ADC还得用差分输入!
有兴趣站内!

24bit,2.5MHz 这是哪里的技术?
.214

你要想清楚为啥要用24位的

估计他说的是AD7760
我觉得楼主最好还是说下需求,大家帮忙分析下
也许更有帮助吧

两大巨头都有

高精度(能采集到uV级信号),大动态范围
这算是理由吗?

可能有24bit 2.5MHz的采集卡,但是芯片我还没见过。
另外采uV级信号需要多大信噪比?24bit AD的有效位数一般是16~18bit,也就是说输入短路时噪声均方根值会达到十几uV。采集的信号一般需要进行相干累加(比如波束形成)或匹配滤波(比如脉冲压缩)或谱分析等,这类处理对SNR有较高提升。

你是做雷达的吧?。。。。
好多高精度应用如心电监测、能源、地震、传感器等领域都在用24位的AD,不过他们的采样率也就几K到几百K,我现在想采样率高点儿!
弱弱的问一句,有效位数到“输入短路时噪声均方根值”的换算关系是什么呀?你咋一下就说出来啦?
我看到文献上说:有效位数ENOBs = ln(FSR/RMS Noise)/ln(2);如果按有效位数18位,满量程值FER为5V(即ADC输入是正负2.5V,此处不知道是用2.5还是5。。。),算出来的RMS noise是19uv,是这样算的吗?
如果这样的话是不是说无论电路怎么做,uV级都没希望了啊,看来那些叫嚣着可以到uV级采样的都是骗子啊。。。。看到这个ADC的datasheet上说,标称的有效位数可以到19到20位呢,或许好好做能有希望吧。。。。

标称采样精度要对应采样速率

是呀,对应着算的

高速高精度的AD一向被美国禁运的啊。。。

需要的话,可以通过走私的路径拿货。

现在不禁运了,可以买到

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top