微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > 硬件电路设计讨论 > 关于上拉电路

关于上拉电路

时间:12-12 整理:3721RD 点击:
开漏输出需要上拉,比如51单片机的P0。 那么普通输出可以上拉吗?比如某些单片机的
P1输出驱动太低的情况。(不到1mA)
如果简单的上拉就可以加大输出能力,那么为什么还要通过三极管开关管来增大驱动能力

多看书吧。。。

不能

天资有限,光看书不行,还的讨论讨论。加之脱离研发一线工作年数久了。有点生疏。
能说说为什么不行吗?我觉得除了耗电,其他也并无不可呢

比如,我要100mA电流的强上拉,用电阻行吗?

耗电就是大问题啊

你OC要是能吃1A,扛得住发热,倒也不是不行嘛

强上拉的话,VOL怎么办?

嗯,明白。可是如果我的要求不过是5mA(带动LED),那就是没问题了吗?
耗电我明白是个问题,这个主要是inactive的时候,会有灌电流静态损耗(其实也不会太
大,因为这个口的灌电流本来也不高)。 这是唯一的问题吗?

不一定是强上拉,也就1k这种。
vol(输出低电平)时那么肯定就会有静态损耗,这毫无疑问是一个缺点。问题是这是唯
一的缺点吗?

后面是电容性负载的话肯定会慢啊,RC时间常数
推挽就快多了

你自己算算高电平时要想通过上拉电阻提供5ma电流,对应低电平时灌电流有多大自然就清楚为什么不行了

静态损耗是一方面,还可能造成VOL进入后级电路的viL和viH中间的模糊区域。
有一些open-drain输出的芯片不支持强上拉,在某些情况下,输出会振荡。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top