请问标称SNR73db的AD,实测SNR一般能到多少呢?
时间:12-12
整理:3721RD
点击:
设计好的能到70db吗?
没戏,必须地
噢,谢谢
一般设计比较好的,能到多少呢?
设计地好的比datasheet少2-3dB是完全可以的。前提是相同的测试条件。
测试时,输入需要filter,
and need low jitter clock source ,如果是输入高频
还需要低噪声的参考源
如果只能到58,算是什么水平呢?
那你买一个10bit ADC划算
怎么可能,做芯片的自己都很难做到这个水准。
一般实际能到多少呢?
看ADI等公司的产品手册,除了位数,还有各种表格,尤其是输入恒定信号后输出数据波
动的表。
您的意思是,芯片上的指标,实际都能做到?
一般人做不到吧,模拟的东西看功力。
我是想问问,实际中一般能做到多少。。。。。
用ADI/TI的EVB应该能测到datasheet里面差不多的指标
自己做的话,问题也不大,但是如前面所讲,测试的时候clock和信号源都很好,而实际应用中可能很难给ADC那么好的信号源,所以受限在这个地方
噢,谢谢解答