微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > 硬件电路设计讨论 > cadence orcad的制作原理图封装问题

cadence orcad的制作原理图封装问题

时间:12-12 整理:3721RD 点击:
现在已经有一个封装了,是分成很多part的那种,很不方便,想 把它搞成一个部分,有什么办法?
.216

另画一个呗。。

还是分开方便吧
按照功能块

坑爹的原厂提供的封装分为六个部分。
.216

是74hc04之类么?这种元件分开的方便吧。。
你要觉得不好用也可以自己另画一个啊

对于FPGA 原厂如果不提供分开的part 才会觉得是坑爹

管脚太多的话分块画很正常啊
不然上百个管脚扔一张原理图上更坑爹
虽然有时候原厂分块的方式不一定用着习惯吧

楼主的水平还不够。
不分part的话,画出来的东西太不方便分析和观看了。

我的设计中基本上没有差分信号,都是一些总线信号,需要按照引脚顺序连接,好画PCB,所以把所有的IO搞成一个part,把电源和地搞成一个part就可以了,这样方便调试啊。
.216

还是不标准,看看老外的原理图,还是很标准的。
目前国内就喜欢一张图把什么都画进去。
protel养成的坏习惯。

请问一下,老外的原理图哪里可以下载啊?
真的想借鉴一下。

.216

很多开发板里面给电路原理图的。
以前见过。去问搞DSP 6000系列的要吧。
TI的第三方都给的。

弄成一个反而麻烦
.50

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top