微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > 硬件电路设计讨论 > 如何提高电路的共模抑制比?

如何提高电路的共模抑制比?

时间:12-12 整理:3721RD 点击:
一个100Hz的差分信号想衰减1/4后再进入ADC采样,若直接用电阻分压的办法,
电阻一般1%精度会导致差分信号的两路衰减不一致,从而导致共模抑制能力下降
想要实现80dB左右的共模抑制有什么好的办法吗?

仪放转成单端先

转成单端,还得转回来,ADC是差分的。为了信号衰减用两级放大器,似乎不太值,不知道
还有没有更简单的方法

有全差分放大器,ADI和TI都有,CMRR效果也挺好。
ths4531差动放大器
利用差动放大器AD8271和JFET输入运算放大器ADA4627-1构建高速仪表放大器

如果用类似ths4531的差分放大器作衰减,也需要两路的电阻比值一致,否则输出给后级
ADC的差分信号就会引入差模量,这样整个系统的共模抑制比还是取决于差分放大器4个电阻
的比值。
仪表放大器的好处,我的理解是提高输入阻抗,然后把调节放大比例的4个电阻换成了3个
电阻,两路差分信号的放大比例共同参考一个电阻R1,但前提是两路查分信号自己的电阻
R2A和R2B相等,否则仍然无法保证高共模抑制。
因而无论如何都需要高精度的电阻才能提高共模抑制。这个是很难实现的,不知道有没有
现成的高精电阻对。

用巴伦当共模抑制线圈用,频率低段大概1MHz左右。
.242

建议用变压器吧,共模抑制效果很好。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top