微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > 硬件电路设计讨论 > PHY芯片的布板问题,请教高手

PHY芯片的布板问题,请教高手

时间:12-12 整理:3721RD 点击:
我用的芯片是SMSC的LAN8710A,目前板子的网络这块似乎没有工作起来!只能看到MDC和MDIO引脚的信号,没法看到输出引脚上的信号,比如输出的clock,还有差分。晶振和电源都打过,正常。复位引脚电平为高。
检查了一下电路原理,基本没有问题,因为是参照了开发板的电路的。然后检查了下PCB,发现开发板的PCB图,PHY芯片下面的地层和电源层是被掏空了的,不知是否有使用过这款芯片的高手,假如不掏空,芯片是不是就没法正常工作呢?谢谢

布线应该不是什么问题,这个PHY只是10/100M的,对信号的完整性要求还没那么高;
PHY和能电脑上的网卡link 起来吗,要是不能的话估计是原理图漏了点什么
要是能link而不能收发包,就要看看MII信号上的波形了

现在就是Link不起来呀,是不是只要芯片正常工作,不用下载驱动就能link起来的呀?

另外,读phy的寄存器,也读不到任何内容

这种封装的芯片很容易焊短路,请检查Pin1位置,以及考虑换芯片。

复位时序满足要求吗?
调过tlk的一款芯片,reset时间不够不工作,而且没有link

掏空不掏空不影响
检查芯片的电源,时钟 有没有接错,电压,时钟频率幅度是否正确
检查reset的上电时序是否正确,一定要电源好了之后reset都要拉一段时间的低电平再上来才行
如果MDC和MDIO访问不到PHY寄存器,那么检查一下这两个线有没有接错或者被什么器件拉死,上拉电阻有没有忘记接?

好的,谢谢

谢谢这么详细的回答,呵呵
现在也就剩下时序没有检查了,下午去查查时序!

@@      

你还来这混啊

仔细检查了下时序,上电之后,复位引脚上有个高电平,上升到3.3v左右后立刻下降到低电平,这个过程持续时间大概是25-30ms,然后就是200ms的低电平,然后上升到高电平。复位时间200ms,这个倒是足够长。但是,那个上升然后下降的过度时间与开发板的相比,有点长,开发板的过度时间大概是1ms左右。不知道是不是这里有问题?

复位之前什么状态应该无所谓吧,不然还要复位干嘛?
那你就按部就班照着datasheet把电源、晶振/时钟、复位、使能等关健信号都走一遍吧,做之前最好换个板子试试,免得是片子问题

为什么把PHY下面的地层和电源层掏空?

不用下载驱动,直接就能link,先查原理吧

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top