大家好,怎么去除这么毛刺
时间:12-12
整理:3721RD
点击:
大家好!
做了个pci采集卡,用示波器,逻辑分析仪抓了下,发现有个小问题。
从pci------pci9054-----cpld()----
出来的读信号有点瑕疵,基本满足要求,但写信号(平时都为高,都是低有效)结束后有个毛刺,这么怎么加电容还是电感去掉?具体见附件图(黄线为示波器探头采集的写信号,下面为逻辑分析仪的,WE为写信号)
谢谢!
做了个pci采集卡,用示波器,逻辑分析仪抓了下,发现有个小问题。
从pci------pci9054-----cpld()----
出来的读信号有点瑕疵,基本满足要求,但写信号(平时都为高,都是低有效)结束后有个毛刺,这么怎么加电容还是电感去掉?具体见附件图(黄线为示波器探头采集的写信号,下面为逻辑分析仪的,WE为写信号)
谢谢!
这个信号是谁发的?
kongfeiyu啊
应用程序中通过PCI接口对仪器发出 读写命令,
该信号由应用程序发出,经过pci卡,给仪器的。
也就是说,是9054发的?
你去看下9054的手册,我记得LocalBus的读/写都是双向信号,需要
加上拉电阻。如果已经加了,就检查一下阻值。
你看到的问题有可能是总线驱动源切换造成的。
问题不是这样来解决:不能等到出现问题才来考虑;
1、首先在设计原理图时候就要做前仿真;PCB布局布线后再做后仿真;再投板加工;
2、如果仿真做好了,向Pcie 这种速率的接口,基本就不会有问题;
3、这个现象一般是阻抗不匹配;很好解决的;
记得 PCI 总线好像要用到 二极管? 我是学软件的;
你说的很对,我是用protel搞的,cadence不是太熟(尤其是allegro)。
这个阻抗匹配应该怎么着手啊?
谢谢!
谢谢大家的回复!
。。。
WE是单向的信号,在靠近发送端的地方串联一个22或者33ohm的电阻即可
话说这信号看着真烂,哈哈