微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > 硬件电路设计讨论 > 为什么nmos用在下拉网络呢?

为什么nmos用在下拉网络呢?

时间:10-02 整理:3721RD 点击:
我不明白为什么nmos在下拉网络能将输出拉到0,而pmos只能拉到VTP ?是受栅极驱动电压影响么?



    nmos在传输高电平时有电荷分享问题,不能很好的传输高电平,同样原理在做传输门时,一般都采用互补型cmos而不用单纯的nmos或pmos。

里面的电荷分享就是在源端电压Vin(vdd)>Vg-Vtn时,源端被夹断,此时若Vout<Vg-Vtn,则漏端仍有沟道存在并对负载电容充电,当Vout被充到Vg-Vtn时漏端沟道也被夹断(mos截止)。由于nmos导通加的是电源电压,因此输出电压有一个阈值电压的损耗。

简单的说NMOS传强0,PMOS传强1.

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top