微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > PCB设计问答 > PCB设计学习讨论 > 标有NC的管脚可以接地吗

标有NC的管脚可以接地吗

时间:10-02 整理:3721RD 点击:
我把ADV7181B中一个标有NC的管脚接地了,这样可以吗

NC即not connect,在电路中,是“不连接”,

对于具体的IC,它有可能在内部有电器连接,也可能是完全空着的。那么,对于内部有连接的引脚,如果IC手册建议不连接,你接了地就不正常。

谢谢啊

如果是完全空着的我接地是不是就没问题啊

NC引脚可以连任何电路,NC指内部无连接,是空管脚,如果不是这样就不能叫NC,2楼所言可不确切。

赞同二楼的看法。

俺的观点是:
NC~~是指该引脚不作连接,并非是特指内部无连接。
理论(原则)上讲,在IC的设计制造过程中,为了符合封装,在某个引脚上未作连接,即内部无连接,外部也无需连接。
甚至为了保证绝缘间隙等其他原因,会切掉该引脚。

但实际上,还有一种比较特殊的情况,就是为了测试。内部做了连接,外部引脚在需要测试IC时接入电路,但用户使用时不需要接,也不能接。

总之呢,既然标了NC,就不要接。

恩 说的真好!谢谢啊

NC一般看IC的手册,确实不同的手册要求不一

我在手册上没有找到说怎么连接。。

NC本来就是空管脚,如果手册上没有找到,建议就不连接,即不理会

同意楼上的,标NC的直接悬空就行了,如果需要接地的话手册上肯定标GND了,反正NC的悬空肯定没有错的

纯属想当然!
NC指的是内部,跟外部没什么关系,而且也不会存在什么“切管脚”这样的事。
IC封装时,使用金属触丝将管脚与硅片上对应的电气接点相连,没有打触丝的管脚就是NC管脚,即“与内电路无任何连接”之意。

@huayuliang 那只能说明跟你讨论的人根本不懂IC封装、测试工艺,还是在想当然。
测试IC,无需先封装而是用探针,坏的IC直接在圆晶上标记出来,所以不存在什么“切管脚”,切管脚操作的成本可不低。

顺便再从语言的角度讲讲NC。
NC是Not Connect的缩写,意即“无连接”,“不得连接”的英文是Don't Connect,缩写应为DC或DNC,NC的N无论如何也无法得出“不要”、“不得”的意思。

版主给力!

直接引用某人给俺的回复:

做测试的管脚按规矩,绝对不能标注为NC。如果是这样,导致电路出问题,你完全可以索赔成功。

@huayuliang 都说了N是not,是“无”的意思,你非要理解成Don't即“不得”,随你了,但规范是规范,不以你的“执着”而改变。
在此重申,NC是指“管脚无内部连接”的意思,希望大家真实理解、判断,不要受错误观念的影响。

噶····昨天回复的帖子咋没了??

不说什么规范上是什么样子的,这个NC明显很有争议,在使用IC的过程中能确保一定不会碰到IC芯片标注NC的管脚一定没有内部连接吗/?我的意思是说可能从IC设计的时候就有可能有人弄错些什么东西了。对吧。我赞同@chunyang的说法,但是我觉得我说的这种问题是存在的,起码我就碰到过标注NC管脚的IC芯片规格书里规定了该脚的必须接法的。所以个人觉得还是要仔细阅读技术文档才是,或者可以测试下会不会对芯片造成影响这样。

这个小弟是刚入行的IC测试学徒阶段,在design house里,接触芯片内部构造还是挺容易的,之前我出了一份封装需求表给台湾OSE,IC是方形的112个pad,四个边上分布pad,但不一定是均分的,要求封成SOP56,TQFP100和TQFP128,你们自己可以想一下,多余的管脚是不打线的,打线规则是按照顺序的,不可以有管教交叉使得打线交叉,打弦距离越短越好。比如TQFP128的,pad不足128个那么在封出来是需要用NC脚来补充的,SOP56,只需引出最小功能的管教,阉割掉其他功能,但是也是不足56个,只有53个脚是最小功能,如果在引出3个凑成56的话,那三个不是完整功能,引出来也是没用的。所以考虑到打线顺序和打线长度在合适的管脚上是要用NC不足差的3个脚,因为封装是标准封装,不能自己去独创个TQFP112的。明白?NC脚里面本来就没有打线的。还有一种原因是芯片要做到其他同类产品PIN对PIN的,别人才可以替代使用。

来写图文直播

IC测试,CP(chip probe)测试,探针测试在wafer上扎探针,在wafer的die上是IC的pad【你可以拿宏观的PCB电路板来想,引出的都是测试用的点都是有意义的,没有意义你引出来干嘛?wafer的die一般是没有NC,至少现在没看见。因为IC是有成本的,芯片面积越小越好,同尺寸的wafer下可以出更多的芯片的,所以也不会搞出来一堆NC pad的】。一些不方便在FT(final Test)测试实现的测试都会在CP阶段去测,筛完后才进行FT测试,FT测试一般是测由封装工艺导致芯片出现的某些参数的偏差,或者其他原因,比如CP时的探卡上面是不能有复杂电路的,只能放到FT阶段去测等,我跟了几个项目,NC脚就是无连接的,NC脚只是用来填补标准封装上所缺少的管脚的。【当然也不排除有利用NC脚做测试的,FT的时候,测试管脚,不是所有pad都封出来,如果有测试需要用到,会进行来接的,测试pass后可能就会用电流将测试管脚的打线熔断了,恢复NC。这个只是个人想法,不成熟或是外行了。听过外国的SOC芯片FT后会将测试模式锁死的,就是不希望用户误进入测试模式使得系统异常,至于怎么锁死测试模式,可能性好多种。。。】

呵呵,见笑了。只是正好接触到芯片设计这块,说一下自己学到的知道的,呵呵

分享一个实际的IC测试的经历:大侠们应该都会用到电源管理芯片吧。比如ADI,或是美信(MAXIM),IMP或是SP的705/706/707/708系列,都是通用的,PIN对PIN的可替代。这几家的主要差别在于功耗差异,其他的参数都一样。型号差别是有的带watchdog有的不带,不带的watchdog的SOP8封装的708上面是有NC脚的,我们也在做PIN对PIN自己的电源IC,在测试的时候,NC脚就是NC脚,内部确实是无连接,参数上的测试是需要复用一些脚,MR、PFI和PFO这三个脚去测试706内部的时钟频率,200ms的Reset复位延时,和1.6s的watchdog时间,这些都是内部有一个时钟,和对应的定时器寄存器,怎么测试频率,需要把MR和PFI拉低到GND,然后PFI上再给一个高脉冲,1us宽度即可(PFI拉低再拉高就行,PFO稳定输出波形后,PFI管脚电平就不影响PFO的输出了,断电再上电复位了,正常工作),用示波器观察PFO管脚,内部的时钟就会从PFO管脚上输出,这时芯片里面的定时器也就工作异常了,这回应该知道706/708该怎么使用了吧,。有可能有的人会试一下,可能会成功,可能不成功,那是因为设计的时候怕用户误进入测试模式,MR里面有一个mos管,需要给MR一个负的0.7V电压(越负越好),其他条件不变,才能进入测试模式。说多了,呵呵,不过可以试一试你的电源芯片的内部时钟到底是多少,挺有意思的,TYP:10KHz。

引用怎么整出来的

由于采用的标准封装材料,所以有时会有一些空脚出现,这些空脚与晶片无电气连接,可以接地

这个得看具体的DATASHEET.

NC 要看是电路板标的还是 datasheet标的

电路板标的NC最好别乱接地

大神,那我请问一下"Not internally connected. May be used for PCB trace routing."这是我一个芯片的NC脚说明。我觉得这个NC脚可以接VCC或者GND,我在PCB布局的时候就将这写NC脚接上了VCC或者GND,用于容易走线。不知道这样对不对。图中的2号,6号和16号都是NC脚。这样对吗?

当然可以,也应该如此,只要是真正意义上的NC即“无内部连接”的管脚都可以在布板时根据需要连接任何电气回路。

都说了,NC是无连接的意思,在哪儿都一样,熟练使用英语的人绝对不会犯错乱用NC。当然,非熟练使用英语的人可能会乱用,所以得看是谁的板子。

哈哈,您说的对。板子我做回来了,发现是可以用的,传感器正常使用!多谢

学习了

精彩

Nc是no internal connect 可以连接 dbc 才是不能连接

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top