微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > PCB设计问答 > PCB设计学习讨论 > 关于DDR布线的讨论

关于DDR布线的讨论

时间:10-02 整理:3721RD 点击:
这两天在做一块板子,上边有颗DDR走线让我很头疼,查了很多文章,各种各样的说法都有,所以希望在这里和诸位一起探讨下,我是个菜鸟,还望各位大虾指点迷津,点化我一招半式,助我早日脱离苦海,得道成仙。
我总结了下,有以下几个问题。
一;关于走线的顺序,有的人说先布好时钟线,再以此为参考去布数据线,再是地址命令,控制最后是电源;也有人说先布距离最远的线,以此来方便调整比较近的线。
二;关于走线长度的问题,我一直不懂在DDR布线中是不是走线越短越好,有人说线越短,信号的稳定性就越好,但我看到有的文章中写到说线长控制在5CM,我不知道这个5CM是怎么来的,是跟阻抗有关?还是其他的原因。还有就是各组线之间的长度差也很模糊,各文档有各文档的长度,让我这新人很是迷茫。
三:关于线宽间距问题。这个似乎比较同意,线宽基本6Mmil同组间距为12mil。同组信号最好在同一平面,要是不在一个平面,那么这个距离该怎么去确定?还有不同组信号之间的间距这个该怎么去设置,值是多少?
四;关于阻抗问题,在许多文档中写到许多地方的阻抗是多少多少的,我不懂这个表现在布线中要怎么操作?是有计算公式?还是其他的一些方法,都和什么有关。
五;关于电源问题,VDD,VREF,等和电源有关的这些线该放到哪个层,长度和其他的线有没有关联?
六:关于不同组之间的布线,有许多组要求和其他组的线之间保持距离,选择不同的层。这些都是那些组,距离是多少依旧很迷茫。
暂时就这些问题了,希望各位大侠都来帮帮我,小的将不胜感激。

最后,如果我的这些问题都解决了,我会利用时间,将诸位的意见整理归纳,然后写一篇文档,来帮助更多新手菜鸟

期待楼主的经验早日总结出来,,

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top