微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 手机设计讨论 > MTK手机平台交流 > params->dsi.PLL_CLOCK跟frame rate是怎么计算的

params->dsi.PLL_CLOCK跟frame rate是怎么计算的

时间:10-02 整理:3721RD 点击:
params->dsi.PLL_CLOCK跟frame rate是怎么计算的,正常来说我要求的dsi的clk速度是width*height*24bit*60Hz/lane数,比如2lane qhd的分辨率,540*960*24*60=373MHz,但是params->dsi.PLL_CLOCK不用设置这么大就可以达到这个速度

MARK!

嗯嗯,学习了。

我也晕这个 困惑好久了

DSI采用的是双边采样,则clk等于数据速率的一半,也就是说一个clk周期内传送2位,所以你计算出来的值还要除以2
根据mtk faq的计算公式,是这样的:
1、DSI vdo mode下的数据速率data_rate的大致计算公式为:
Data rate= (Height+VSA+VBP+VFP)*(Width+HSA+HBP+HFP)* total_bit_per_pixel*frame_per_second/total_lane_num

2、DSI cmd mode下的数据速率data_rate的大致计算公式为:
Data rate= width*height*1.2* total_bit_per_pixel*frame_per_second/total_lane_num
每线 clk =  Data rate/2;

感谢楼上分享。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top