6572启动的时候串口log,显示不全(已经解决,电平不匹配的原因)
时间:10-02
整理:3721RD
点击:
[ 1.140853] (1)[1:swapper/0]Mali<1>: mali_module_init() registering device
[ 1.141756] (1)[1:swapper/0]Mali<1>: mali_platform_device_register
[ 1.142770] (1)[1:swapper/0]Mali<1>: mali_pmm_init
[ 1.143362] (1)[1:swapper/0]Mali<2>: [+]MFG enable_clock
[ 38.930914] (1)[37:kworker/u:1][Ker_PM][early_sys_sync]--
[ 38.932627] (1)[5:kworker/u:0]ES handlers 8: [mt_cpufreq_early_suspend], level: 350
[ 38.934037] (1)[5:kworker/u:0][power/DVFS] disable DVFS: g_dvfs_disable_count = 1
[ 38.935312] (1)[5:kworker/u:0]ES handlers 9: [mt_gpufreq_early_suspend], level: 350
[ 38.936733] (1)[5:kworker/u:0][Power/GPU_DVFS] disable GPU DVFS: g_gpufreq_dvfs_disable_count = 1
如上,在红色字体的时候,出现这种很多log丢失的问题,这个是软件的log太多还是硬件电压不稳?
#define CFG_LOG_BAUDRATE (921600)
#define CFG_META_BAUDRATE (115200)
#define CFG_UART_LOG (UART1)
#define CFG_UART_META (UART1)
#define CFG_USB_UART_SWITCH_PORT (UART1)
cust_bldr.h的定义,uart2没有测试点。
你的UART线是不是1.8V电平的?
线我没有量过,但是之前75或者17的项目,也用过这个线,没有这个问题
找硬件确认一下,需要是1.8V电平的UART线才可以正常打LOG。
mark 一下 讲的好呀
对的,17和77平台上能使用的串口线在72上不能使用,可能是因为串口线电压的问题,不过那种现象是完全不现实任何串口信息,不是丢失