微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > FPGA设计光电编码器倍频电路10倍频及以上

FPGA设计光电编码器倍频电路10倍频及以上

时间:10-02 整理:3721RD 点击:

哪位大哥会光电编码器倍频的啊?用于伺服电机的,现在要实现一个十倍频以上的电路,A相信号超前B相90度,用FPGA xilinx verilog,这里有个四倍频的例子:http://wenku.baidu.com/link?url= ... ZpWOXf7Q7gmCqC2ISXG 我看了还是不会设计,求大哥们指导指导,谢谢,感激!

做一个N倍频的锁相环,将一相脉冲输入即可得到。

由于伺服系统中的码盘转速具有不可预见性、造成脉冲周期、具有不确定的特点,从而无法使用锁相环等常用倍频方案啊。目前只能用其他方案,像四倍频方案这种或者其他方案了。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top