微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > max10系列device低功耗管理

max10系列device低功耗管理

时间:10-02 整理:3721RD 点击:
各位大牛,小牛好,我想请教下在max10系列器件的低功耗管理中,通过调用时钟管理控制器和IO缓冲器等IP核,是如何让内核电流下降从而起到降低功耗的效果?

这个可以研究下数据手册上的说明哦

谢谢分享谢谢分享谢谢分享
      谢谢分享谢谢分享                       谢谢分享
      谢谢分享谢谢分享                谢谢分享         
            谢谢分享              谢谢分享谢谢分享谢谢分享
            谢谢分享              谢谢分享        谢                谢
            谢谢分享              谢谢分享        谢                谢
            谢谢分享              谢谢分享        分                分
            谢谢分享              谢谢分享        享                享
            谢谢分享              谢谢分享        谢                谢
            谢谢分享              谢谢分享        谢                谢
谢        谢谢分享               谢谢分享       分                分
谢谢     谢谢分享              谢谢分享        享                享
谢谢分 谢谢分享              谢谢分享        谢                谢
谢谢分 谢谢分享                               谢       谢
谢谢分谢谢分享                         谢                 谢
        谢谢谢谢                    分                               分

看过数据手册,有一章pdf专门讲低功耗管理,所用的ip核也和参考设计一样,但是不理解为什么可以起到降低内核电流的作用?写完程序后,控制能控制,但是电流就是降不下来,我使用的是m08sae144芯片,参考设计是m50daf484,请问和芯片的类型有关吗?

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top