单片机与FPGA的SPI通信接口出现的问题 ?
时间:10-02
整理:3721RD
点击:
最近在调试FPGA和STM32的SPI通信,单片机的SPI管脚总是出现问题。
开始两个片子通信正常,后来发现单片机的SS信号在低电平时,不能拉低到地,而是一个1V的电平,高电平时正常3.3V,这样给FPGA检测信号带来了一些麻烦,但是还是可以通过修改FPGA的程序来解决,所以就一直这么用着。
但是到了第二天,问题来了,经过测试发现,单片机的MOSI管脚也不能正常拉低了,然后单独操作MOSI对应的IO口,就是不断拉低拉高,发现这个IO口由高电平到低电平的负跳变是一个缓慢的过程,正跳变是正常的,但是相同的代码测试其他IO口是正常工作的,所以估计是MOSI脚的IO口硬件出问题了。然后换了一块STM32,SPI工作正常,通信正常,我们也算松了一口气,认为可能是偶然情况。
但是隔天,问题又来了,单片机的MOSI脚,又出问题,低电平是1.5V,高电平3.3V正常,正负跳变沿正常,但是低电平过高,FPGA这边检测不到数据了。
由于FPGA和单片机在两块不同的板子上,信号线通过直接跳线连接,中间没有串限流电阻,供电电源也不一样,只是将两个板子共地。所以怀疑是不是有可能是这样的连线方式导致单片机的IO口坏掉了。各位大虾们,有没有遇到过相同的问题,或者有什么建议的,希望大家多多指点!
开始两个片子通信正常,后来发现单片机的SS信号在低电平时,不能拉低到地,而是一个1V的电平,高电平时正常3.3V,这样给FPGA检测信号带来了一些麻烦,但是还是可以通过修改FPGA的程序来解决,所以就一直这么用着。
但是到了第二天,问题来了,经过测试发现,单片机的MOSI管脚也不能正常拉低了,然后单独操作MOSI对应的IO口,就是不断拉低拉高,发现这个IO口由高电平到低电平的负跳变是一个缓慢的过程,正跳变是正常的,但是相同的代码测试其他IO口是正常工作的,所以估计是MOSI脚的IO口硬件出问题了。然后换了一块STM32,SPI工作正常,通信正常,我们也算松了一口气,认为可能是偶然情况。
但是隔天,问题又来了,单片机的MOSI脚,又出问题,低电平是1.5V,高电平3.3V正常,正负跳变沿正常,但是低电平过高,FPGA这边检测不到数据了。
由于FPGA和单片机在两块不同的板子上,信号线通过直接跳线连接,中间没有串限流电阻,供电电源也不一样,只是将两个板子共地。所以怀疑是不是有可能是这样的连线方式导致单片机的IO口坏掉了。各位大虾们,有没有遇到过相同的问题,或者有什么建议的,希望大家多多指点!
由于FPGA和单片机在两块不同的板子上,信号线通过直接跳线连接,中间没有串限流电阻,供电电源也不一样,只是将两个板子共地。所以怀疑是不是有可能是这样的连线方式导致单片机的IO口坏掉了。
我没看出什么明显的问题来,不过串限流电阻确实是你目前为止较好的选择,另外,你也可以考虑一下会不会是FPGA的问题而不是stm32的问题。
加个电阻吧,io还是比较脆弱的
恩,现在用一个施密特触发器,又将1.5V~3.3V电平整形到0V~3.3V,也算是勉强解决问题了。我另一个贴中,有位仁兄提到SPI上拉电阻和两个片子的电平匹配问题,个人感觉还是蛮有道理,看来想要从根本解决问题,我还得好好琢磨琢磨,谢谢了
恩,谢谢啦,下次一定注意!
学习了,修炼中
学习了!谢谢分享经验!
SPI发送接收的时序错误啊
FPGA和单片机的IO口不匹配!