微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > cyclone ii 的PLL时钟相位遇到了延迟问题,怎么破

cyclone ii 的PLL时钟相位遇到了延迟问题,怎么破

时间:10-02 整理:3721RD 点击:
最近使用megawizard生成PLL,外部50M,生成3个依次延迟90度的100M时钟,C0 0度, C1 90度 ,C2 180度,然后使用modelsim 门级仿真,出来的结果不太对啊!不应该是依次延迟1/100M/4么?RTL级仿真是对的。这该如何解决。再调那个相位值?

门级仿真本身就是加入了逻辑延迟和布线延迟的,仿真与RTL级、与理论有偏差再正常不过了

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top