微波EDA网,见证研发工程师的成长!
搜 索
首页
微波射频
射频和无线通信
天线设计
硬件设计
PCB和SI
通信和网络
测试测量
应用设计
研发杂谈
研发问答
首页
>
研发问答
>
嵌入式设计讨论
>
FPGA,CPLD和ASIC
> Quartus中宏功能模块加法器的设计问题
Quartus中宏功能模块加法器的设计问题
时间:10-02
整理:3721RD
点击:
为什么在quartus中进行宏功能模块的加法器设计时,输出result的位宽不能自己选择,而是与输入dataa和datab一样的。如果能自己选择的话,不是就可以避免溢出了吗?不知道我的理解是否正确。
上一篇:
关于Quartus中的加法器
下一篇:
求大神指教!简单的时分复用系统
quartus
相关文章:
quartus的IP核怎么用呢
新版破解器 Quartus II 13.1正式版(Windows版和Linux版破解)
nios编程时寄存器编程遇到这个问题
quartus ii进行modelsim仿真建工程出错求大神帮帮忙。
用quartus ii 11.0版本进行仿真,点EDA运行工具时弹出警告
Quartus II SignalTap 如何抓取被优化的信号
栏目分类
移动通信
微波和射频技术
无线和射频
PCB设计问答
硬件电路设计
嵌入式设计讨论
手机设计讨论
信号完整性分析
测试测量
微电子和IC设计
热门文章
求助vcs仿真xilinx的库的问题
新版破解器 Quartus II 13
Vivado中做MicroBlaze实验 S
“ Could not start or
modelsim仿真
VCS2016 求助
求助! modelsim显示 :
用Verilog语言编写SJA1000 C
Copyright © 2017-2020
微波EDA网
版权所有
网站地图
Top