微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 咨询关于timequest中launch edge和latch edge相同的问题

咨询关于timequest中launch edge和latch edge相同的问题

时间:10-02 整理:3721RD 点击:
各位大哥,最近小弟在写FPGA中遇到一个问题,我用PLL产生2个时钟,晶振是48M,PLL输出c0为50M,c1为32KHz,在timequest中报如附件图中的错误。from node            : pll_inst|altpll_component|auto_generated|pll1|clk[1];(这个应该是32Khz)
to node                : clk_32k_i;                                                                  (这个是32Khz输入到一个出发器的输入端)
launch clock         :pll_inst|altpll_component|auto_generated|pll1|clk[1];(这个应该是32Khz)
latch clock            : pll_inst|altpll_component|auto_generated|pll1|clk[0];(这个应该是50Mhz)
data arrival time    :0378
data required time:0.112
slack                     :-0.266(这里为负报错)
我在SDC文件中对PLL的约束用的derived_pll_clock.从图中可以看到launch 和 latch在时间上几乎是在一起的。求大侠指导。


这东西这么神奇啊,看不懂啊

小编  你这个问题怎么解决的啊  我也遇到了  launch 与latch在一起的问题

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top