Serial RapidIO接口DMA数据传输
时间:10-02
整理:3721RD
点击:
本人在北京工作7年以上,从事FPGA外围接口设计,非常熟悉Serial RapidIO协议,设计调试了多个基于Serial RapidIO接口的DSP和PowerPC信号处理卡.
本人非常熟悉Spartan-6, Virtex-5/Virtex-6/7 Series FPGA Serial RapidIO Block Endpoint模块,基于该模块设计了Serial RapidIO Endpoint Master DMA.
1. Master DMA位于FPGA内部,FPGA执行DMA操作,主要包括两大功能DMA Write(FPGA-->DSP/PowerPC内存)和DMA Read(DSP/PowerPC内存-->FPGA).
2. Serial RapidIO 1x,5Gbps/lane:DMA Write(FPGA-->DSP/PowerPC内存)的速度可达450MB/s;DMA Read(DSP/PowerPC内存-->FPGA)的速度可达440MB/s.
3. Serial RapidIO 4x,5Gbps/lane:DMA Write(FPGA-->DSP/PowerPC内存)的速度可达1780MB/s;DMA Read(DSP/PowerPC内存-->FPGA)的速度可达1740MB/s.
4. FPGA内部的Master DMA也包含与DMA传输相关的控制状态寄存器和中断寄存器.
Serial RapidIO接口特性如下:
1. 支持1.25Gbps, 2.5Gbps, 3.125Gbps, 5Gbps, 6.25Gbps线速率
2. 自适应链路宽度,支持Serial RapidIO x4/x2/x1
3. 支持Master DMA Write(SWRITE)、Master DMA Read(NREAD)、Doorbell、Message、寄存器读写(NWRITE/NWRITE_R/NREAD)、RAM读写(NWRITE/NWRITE_R/NREAD)
4. 支持Master DMA Write和Master DMA Read全双工数据传输
本人已经在多个基于DSP和PowerPC信号处理板上调试验证了Serial RapidIO Endpoint Master DMA功能.
1. Master DMA Write数据传输功能,数据传输流方向:光纤/RocketIO GTP/GTX--> DDR2/DDR3内存 --> Serial RapidIO Master DMA Write --> DSP/PowerPC内存.
2. Master DMA Read数据传输功能,数据传输流方向:DSP/PowerPC内存 --> Serial RapidIO Master DMA Read --> DDR2/DDR3内存 --> 光纤/RocketIO GTP/GTX接口.
3. 寄存器访问:软件访问FPGA内部与DMA传输相关的寄存器.
4. FPGA发出Doorbell中断.
如有Serial RapidIO相关方面的技术合作,可联系我。
联系方式:neteasy163z@163.com
本人非常熟悉Spartan-6, Virtex-5/Virtex-6/7 Series FPGA Serial RapidIO Block Endpoint模块,基于该模块设计了Serial RapidIO Endpoint Master DMA.
1. Master DMA位于FPGA内部,FPGA执行DMA操作,主要包括两大功能DMA Write(FPGA-->DSP/PowerPC内存)和DMA Read(DSP/PowerPC内存-->FPGA).
2. Serial RapidIO 1x,5Gbps/lane:DMA Write(FPGA-->DSP/PowerPC内存)的速度可达450MB/s;DMA Read(DSP/PowerPC内存-->FPGA)的速度可达440MB/s.
3. Serial RapidIO 4x,5Gbps/lane:DMA Write(FPGA-->DSP/PowerPC内存)的速度可达1780MB/s;DMA Read(DSP/PowerPC内存-->FPGA)的速度可达1740MB/s.
4. FPGA内部的Master DMA也包含与DMA传输相关的控制状态寄存器和中断寄存器.
Serial RapidIO接口特性如下:
1. 支持1.25Gbps, 2.5Gbps, 3.125Gbps, 5Gbps, 6.25Gbps线速率
2. 自适应链路宽度,支持Serial RapidIO x4/x2/x1
3. 支持Master DMA Write(SWRITE)、Master DMA Read(NREAD)、Doorbell、Message、寄存器读写(NWRITE/NWRITE_R/NREAD)、RAM读写(NWRITE/NWRITE_R/NREAD)
4. 支持Master DMA Write和Master DMA Read全双工数据传输
本人已经在多个基于DSP和PowerPC信号处理板上调试验证了Serial RapidIO Endpoint Master DMA功能.
1. Master DMA Write数据传输功能,数据传输流方向:光纤/RocketIO GTP/GTX--> DDR2/DDR3内存 --> Serial RapidIO Master DMA Write --> DSP/PowerPC内存.
2. Master DMA Read数据传输功能,数据传输流方向:DSP/PowerPC内存 --> Serial RapidIO Master DMA Read --> DDR2/DDR3内存 --> 光纤/RocketIO GTP/GTX接口.
3. 寄存器访问:软件访问FPGA内部与DMA传输相关的寄存器.
4. FPGA发出Doorbell中断.
如有Serial RapidIO相关方面的技术合作,可联系我。
联系方式:neteasy163z@163.com