微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > FPGA方向问题

FPGA方向问题

时间:10-02 整理:3721RD 点击:
各位大神,本人正在学习FPGA,用了一块板子,上面的资源都玩得差不多了,但是对时序设计完全不懂,我想知道在入门FPGA时,应该在那个阶段学习时序设计,谢谢,欢迎加我QQ1131264193,本人乐于交友

不错,下载下来看看。

大哥,求助的!

学习vhdl或者verilog语言。学画ASM图。根据ASM图写代码,quaturas上仿真,上板。硬件描述语言学会了就可以看一些实例应用,然后自己想一些方案,做出来,就是这样锻炼的。要先学会数电的。数电里面有组合逻辑电路和时序逻辑电路,学会了,ASM图就好画了,程序也容易写了。

这些都差不多摸索中,就是不知道具体方向,好像很多东西不知从何下手,

楼上说的有道理

现在很多人声称学习FPGA/CPLD技术,其实我感觉不过是在学习Verilog等硬件描述语言,如果想成为FPGA/CPLD设计高手,必须先学习基础的数字电路,然后要有一些自己的观点,否则很像现在的你一样,
学会如何使用FPGA了,但是并没有熟悉FPGA的设计
我是吃肉的兔子,正在组件一个以单片机/CPLD/FPGA/ARM/DSP为主的技术群,欢迎加入“硅锗联盟”
QQ群:102555758

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top