基于C6748浮点DSP的图像处理
时间:10-02
整理:3721RD
点击:
申请理由:本人主要从事嵌入式图像处理,使用过TI达芬奇系列DSP:DM64X系列。个人觉得目前使用的DSP功耗过大,致使整个系统无法小型化。适才得知TI的C6748浮点型DSP有着功耗与价格方面的独特优势故申请TL6748-EasyEVM来评估一下该款芯片在功耗以及数字图像处理方面的能力。以期可以替换之前使用的DM648。
项目描述:根据TL6748-EasyEVM的实际设计情况,欲通过EMIF扩展口与一片FPGA连接,FPGA负责前端摄像头时序的控制,以及将摄像头的数字信号通过EDMA3导入到DSP的DDR2中进行中值滤波、直方图统计以及图像增强,然后借助C6748的VP口输出至外部的ADV7123模块以PAL格式或者VGA格式显示,该项目主要评估C6748的EMIF与FPGA连接时的数据吞吐量(亦或是通过uPP连接FPGA)、浮点运算的速度(中值滤波、直方图统计等运算)这两项因素乃制约图像处理的关键,主要涉及C6748的EDMA3、DDR2、EMIF等外设模块。凭借之前的DSP开发经验,整个方案是行得通的。ADV7123与FPGA板做在一起连接至TL6748-EasyEVM的外扩连接器上。
项目描述:根据TL6748-EasyEVM的实际设计情况,欲通过EMIF扩展口与一片FPGA连接,FPGA负责前端摄像头时序的控制,以及将摄像头的数字信号通过EDMA3导入到DSP的DDR2中进行中值滤波、直方图统计以及图像增强,然后借助C6748的VP口输出至外部的ADV7123模块以PAL格式或者VGA格式显示,该项目主要评估C6748的EMIF与FPGA连接时的数据吞吐量(亦或是通过uPP连接FPGA)、浮点运算的速度(中值滤波、直方图统计等运算)这两项因素乃制约图像处理的关键,主要涉及C6748的EDMA3、DDR2、EMIF等外设模块。凭借之前的DSP开发经验,整个方案是行得通的。ADV7123与FPGA板做在一起连接至TL6748-EasyEVM的外扩连接器上。