基于DSP的数字示波器的研制
时间:10-02
整理:3721RD
点击:
申请理由:因为DSP 对元件值的容限不敏感,受温度、环境等外部因素影响小; 容易实现集成;VLSI 可以分时复用,共享处理器;方便调整处理器的系数实现自适应滤波; 可实现模拟处理不能实现的功能:线性相位、多抽样率处理、级联、易于存储等;可用于频率非常低的信号。项目描述:在借鉴和吸收国内外示波器技术的基础上,设计了基于DSP的50MHz的数字示波器。本系统采用了DSP+FPGA的结构,充分利用DSP的高速信号处理能力,FPGA丰富的接口和强大的控制功能,使用液晶显示器显示。系统结构灵活,采用模块化设计,易于维护和扩展,液晶显示为用户提供了友好的界面。本文首先介绍了高速数据采集系统、时基电路和峰值检测电路的设计,利用FPGA构造FIFO和触发电路的方法,DSP与LC