微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 手机设计讨论 > 手机基带和硬件设计讨论 > 请教各位高手,USB 2.0在作full speed正常通信时,D+的上拉电阻有没有断开?

请教各位高手,USB 2.0在作full speed正常通信时,D+的上拉电阻有没有断开?

时间:10-02 整理:3721RD 点击:

USB 2.0在作full speed正常通信时,D+的上拉电阻有没有断开?
如果没有的话,那D+上拉了就会直流偏置,而D-没有,那这两根数据线的差分信号是怎么形成的?
请高手指点,谢谢!

记不清楚了 年纪大了

我也想知道

大家顶起来,然后让高手来回答!

設備連接到集線器Hub或主機時,全速和高速設備在D+線上有一個1.5KΩ的上拉電阻,当集線器探測到D+的高電平,就認為連接到全速設備。此时,軟體就會通過重定命令發送一個RESET信號到集線器,讓集線器驅動一個SE0信號(D+和D-都為低電平)超過10ms。高速設備檢測到RESET信號後發送一個Chirp K信號給集線器(1~7ms的時間)。集線器的高速接收器若在設備發出Chirp K序列後2.5微秒內檢測到,則響應傳送一個交替的Chirp K和Chirp J信號序列。設備檢測到這6個線性調頻脈衝Chirp序列(3個交替的KJ信號對), 集線器將連接埠置入高速啟用狀態,並從D+斷開上拉電阻,啟用高速設備終端,設置高速設備預設狀態。發送HS信號是由HS電流驅動器完成的,驅動器根據高速環境中相應的J或K信號,向D+和D-資料線分別傳送電流大小為17.78mA電流,通過一個22.5Ω的負載(兩個45Ω的負載並聯接地),在 D+和D-信號線產生一個近似於±400mv的電壓,達到高速差分傳輸的效果。
公司前辈写的,貌似D+上的1.5K上拉对于22.5Ω的下拉来说可以忽略不计。

赞同LS所说,USB Low Speed和 Full Speed 其上拉电阻无需断开,工作在USB High Speed时其上拉电阻需要断开。

xue xi .........

学海无涯。

楼上的正解

学习了

学习了的

上一篇:FPGA设计分享
下一篇:LDO DC-DC区别请教

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top