微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 手机设计讨论 > 手机基带和硬件设计讨论 > usb数据线上的共模电感能否省略

usb数据线上的共模电感能否省略

时间:10-02 整理:3721RD 点击:
usb数据线上的共模电感能否省略?
如果直接用两个0欧电阻替换会有什么负面影响?谢谢!

如果USB不是高速,完全可以用0欧或小电阻代替。

usb数据线上的共模电感能否省略?这跟多方面有关系的.
比如你的usb走线很长的话,引入的共模躁声较多,加入共模电感对滤除共模噪声,确保信号质量有很大好处.还有一个问题是共模电感对EMC有好处的,当然如果省略共模电感后usb的眼图测试什么,EMC测试一切都没问题的话,完全可以拿掉.
如果直接用两个0欧电阻替换会有什么负面影响?
没有多大负面影响,就跟直接用导线连接一样.
一般2.0才会加共模电感,低速的基本不用加

我们都知道USB2.0理论速度480M,但实侧值一般为多少?

支持3楼的说法。

学到了



记得30MB左右吧



换成两个0 ohm电阻恐怕不妥吧,毕竟2.0速度不慢的,要通过这样的高速信号,0 ohm电阻的各种寄生效应会比较明显,如果它的电感效应强烈,那么可能会有碍于信号的传输,并且造成阻抗不连续,形成反射等后果。
共模电感,其实主要是为了EMC的,对于差分信号,共模干扰一般影响不是很大

USB的信号是高速差分信号,它的基频是由原始的14.318MHz提供给generater,再有generater转换成48MHz,传过来的,实际的USB的传送速率是由基频48MHz的谐波出来的,至于在USB的接口上要不要加共模电感,主要是取决与RD过程中的EMC测试,在0ohm下能PASS,为什么要加上共模电感而导致成本加大呢?在0ohm不能PASS的情况下,再加上去,不能太大,否则将导致SI不过!不知道楼上的能不能接受我的见解!

不计成本的就加,^_^
性能符合要求,看领导,哈哈哈

长见识了

那这个公模电感的大小是多少?



你这个问题,不知道你想问什么?你指什么参数的大小?
共模电感,一般不给出其电感值大小,因为这个对于应用没有任何意义
一般给出的是它在特定频率和功耗下的共模阻抗和差模阻抗

用0R绝对可以,而且还要预留在上面,用来细调眼图。EMC没那么严重,可以不用共模电感。

学习学习!



一般示波器可以测试眼图么?

眼图是什么?

2.0的话还是要加上的好,不然做RE 测试一般会有问题的。如果COPY很重的话就算加上去还可能有问题的。

哇哇!又學習到一招了!真是感謝大大的分享~

来吸收养分.

前端时间也做过一个USB接口的电路,没有加共模电感,信号质量也还挺好的。PCB布线的时候控制一下差分线阻抗10O欧姆。不过考虑EMI等问题,最好加上。

共模电感也就是common choke,通常都是为了EMC用的。如果EMC没问题最好不用。因为common choke对USB信号的品质 影响还是很大的。

共模电感是靠近USB的connector,还是靠近phy芯片比较好,为什么?

USB传480M时,其时钟频率是多少?与传12M时的时钟频率一样吗?从协议上来看采用哪些措施使得其从FS的12M提高到了480M?共模电感是靠近USB的connector,还是靠近phy芯片比较好,为什么?

EMC没问题就可以。

I/O接口的EMI措施一般都是靠近接口的,我觉得是因为接口是主板与外界的交界点,既可以防止对外产生干扰,也可以在接口处就把外界对主板的干扰消除。

14.318MHz是怎么转成48M的,一般我们板上的晶体是16M,26M等,好像没有14.318MHz?
另外,12M的速率,他所使用的时钟频率是多少?如果是14.318MHz,那又是怎么转成12M的时钟的?
12M与480M速率时所采用的时钟应该是不一样的吧

eeeeeeeeeeee

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top