微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 手机设计讨论 > 手机基带和硬件设计讨论 > 关于MIPI的CLK问题求解

关于MIPI的CLK问题求解

时间:10-02 整理:3721RD 点击:
看了MIPI的camera 的接口,它上面只有一个mclk,这下就不太明白了,以前的camera接口,都有mclk,Vclk,Hclk,还有个Pclk ,想问下各位朋友,在MIPI 接口中的这些信号都是怎么处理的呢?

专业设计,生产,销售MIPI CAM ,有需求者请联系我,zengswei@163.com QQ:253053010

完全不同的接口,传输的方式不一样,自然不需要行同步啊列同步时钟啦。
下个MIPI接口的规范看看就懂了

这个是在规范上的,实际应用的时候还会有camera module,camera ctr的clk

好像只需要一个系统时钟就好了。其他的lane都是差分。

MIPI Interface只要 Diff Clock/Data即可, 相似的还有LVDS, HDMI等, 现在数据量越来越大, 传统的传输方式满足不了, 所以采用这种界面技术

嘿嘿,求普及~~

MIPI是串行通信,以数据包的形式传输。所谓的帧信号、行信号等信息都包含在数据包,不需要PCLK、VSYNC、HRE等。只要差分时钟、差分数据来传输图像信息

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top