微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > PCB设计问答 > PCB设计学习讨论 > 请教关于直角走线的问题

请教关于直角走线的问题

时间:10-02 整理:3721RD 点击:
最近在网上查找PCB直角走线的影响,网上出现一个关于直角走线产生计生电容的经验公式及影响如下:
直角走线
        直角走线一般是PCB布线中要求尽量避免的情况,也几乎成为衡量布线好坏的标准之一,那么直角走线究竟会对信号传输产生多大的影响呢?从原理上说,直角走线会使传输线的线宽发生变化,造成阻抗的不连续。其实不光是直角走线,顿角,锐角走线都可能会造成阻抗变化的情况。
        直角走线的对信号的影响就是主要体现在三个方面:
        一是拐角可以等效为传输线上的容性负载,减缓上升时间;
        二是阻抗不连续会造成信号的反射;
        三是直角尖端产生的EMI。
传输线的直角带来的寄生电容可以由下面这个经验公式来计算:
C=61W(Er)1/2/Z0
在上式中,C 就是指拐角的等效电容(单位:pF),W指走线的宽度(单位:inch),εr指介质的介电常数,Z0就是传输线的特征阻抗。举个例子,对于一个4Mils的50欧姆传输线(εr为4.3)来说,一个直角带来的电容量大概为0.0101pF,进而可以估算由此引起的上升时间变化量:
        T10-90%=2.2*C*Z0/2 = 2.2*0.0101*50/2 = 0.556ps
通过计算可以看出,直角走线带来的电容效应是极其微小的

请问:想問一下他公式0.0101pF   是如何計算出來的?

自己顶一下

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top