微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > PCB设计问答 > PCB设计学习讨论 > LVPECL 时钟走线疑问

LVPECL 时钟走线疑问

时间:10-02 整理:3721RD 点击:
哪位高手解答一下我的lvpecl 布线问题
源----------------------|-----------------匹配电阻
源-----------------------|----------------匹配电阻
我的时钟频率为133M  源到芯片距离为110mm, 芯片到匹配电阻30mm 芯片处分叉比较小,这也是受布局限制才导致匹配电阻不能靠近, 请问这样有问题吗?
我还有一个问题就是关于带状线的问题
---GND    6.7mil
---signal
---vcc     5mil
---bottom
请问这样的叠层中,信号线能走1G 的高速线吗?
多谢 希望能给出理由

没人解答,只好自己顶了。
期待高手回复

信号和电源之间应该有地隔离会比较好

我想学习

我想学习
58145324&star=1#137593

---GND    6.7mil
---signal
---vcc     5mil
---bottom
此种层叠设置signal参考主要是VCC平面,这样就可能有下面情况:
1.vcc平面有分割带,信号跨越分割带,这样对信号质量会造成影响。
2.VCC平面是低电压高电流平面,如果Pi控制不好,纹波较大,也会给信号质量带来隐患。
没有此类情况,个人觉得可以走高速信号。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top