微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > EMC电磁兼容设计学习交流 > Y电容线对地的残余电压怎么释放掉、还有PCB表面如果有绝缘层电气间隙和爬电距离按什么计算?

Y电容线对地的残余电压怎么释放掉、还有PCB表面如果有绝缘层电气间隙和爬电距离按什么计算?

时间:10-02 整理:3721RD 点击:
好吧,如题,两个问题希望有大神能解答下,不胜感激~呵呵
      具体是这样,有个设备用了24V/400W的开关电源,为了过EMC的电源端子骚扰又加了电源滤波器,这两个器件里都有XY电容,然后呢……呵呵,最后测断电的剩余电压L对E超过了国标限值,于是卡壳了……线对线是可以加泄放电阻的,但对地真不知道怎么弄了,而且开关电源自己也不合适去改内部的东西,各位大侠谁能给支支招?

      第二个问题其实是突发奇想,以前的PCB layout的时候都是按规定设定和核对爬电距离和电气间隙,但是貌似PCB上面的组焊层尤其是多层板的内层的导线两侧都是绝缘的啊,会产生空气放电或者污染什么的导致异常的连接吗?这个……不知道兄弟们有没有谁有过类似的想法?怎么破?

你好,请问,您在哪边做的电磁兼容测试啊?

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top