微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > EMC电磁兼容设计学习交流 > 怎么提高运放电路PCB的抗辐射干扰?

怎么提高运放电路PCB的抗辐射干扰?

时间:10-02 整理:3721RD 点击:
一个拇指大小的运放电路,4层PCB,双运放,约放大10000倍。
因为添加屏蔽罩不方便,那么怎么设计PCB可以提高这个PCB的抗辐射干扰,周围有设备时,总是有杂波。
我的想法是,运放往下4层,分别是地,地,电源,地。运放平面上的铺铜不接元器件,单点接地输入电源地,运放电路中的接地通过过孔接到第二层的铺铜,一级和二级运放之间的信号传递走第二层。
请问这样正确吗?

我以前遇到类似问题,后来发现有干扰主要原因是输入的电源有高频信号叠加到输出的信号去了......我觉得电源部分设计是要考虑到去干扰,后面问题就不大了

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top