微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > PCB设计问答 > PCB设计学习讨论 > 讨论-如何计算PCB Layout的工时?

讨论-如何计算PCB Layout的工时?

时间:10-02 整理:3721RD 点击:

         请大家讨论一下,如何计算一个PCB Layout工程师的工时效率,比如接到一个任务,怎么计算工时比较合理,如板层、焊盘数量、尺寸等等。

老子最恶心这样的公司,妈的,觉得LAYOUT就是拉拉线,从心里看不起。做一个PCB,从开始到结束,原理图更新不断,结构不停的改,这些时间都被忽略了,到时间还说你速度慢。

我们公司就是这样,快布完的时候改结构,要发板的时候改原理。各种心塞啊!

哈哈....那要看项目难度了
以前就碰到过一个集团的案子,就一个layout工程师能搞定!其他全fail
这个怎么算?

part types:99
total pads:1709
signal nets:431
Number of Routing Layers:                  6
Size of Board (square inches):             24.41   
Equivalent IC count (1-IC/14 pins):        122.07  
Board Density(boardsize/14pin-components): 0.20
这个板子我用了将近7个工作日,一个DDR2,BGA是217脚的。
我的速度是不是有点慢?

正常的板子我们算300pin每天

  4天搞定吧

你厉害。4天我搞不定,也没想过4天给搞定。

正常300PIN每天,加急或者高手400PIN每天。绕线时间单算。

Layout算工时,这样的公司,我就打包走人不干,每次Layout板的时候,都是我先检查原理图有哪些问题,比如封装,电路逻辑对不对。结构图有有什么问题,能不能直接导进来转换。

呵呵,是啊!

老子最恶心这样的公司,妈的,觉得LAYOUT就是拉拉线,从心里看不起。做一个PCB,从开始到结束,原理图更新不断,结构不停的改,这些时间都被忽略了,到时间还说你速度慢。

lz正解!

说得太对啦,领导眼里layout就是连连看,没有多大技术含量。

layout 先要看下产品种类,对线路和 SPEC , 下CONSTRAIN ,和 SI ,ME ,EE ...讨论可行性.
期间还要兼顾制造....

以前公司的要求,要想达到KPI,工作日八小时内几乎要冲1000pin。累啊。

布局确定后布线一般一天500pin,还要留出些修改意见的时间,特殊单板另算。列如3000pin的单板布局两天,布线六天再留一些修改意见的时间,大概需要十个工作日,80个小时即可搞定

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top