微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > Cadence Sigrity 仿真分析讨论 > 反射仿真中的高门限和低门限是怎么得来的啊

反射仿真中的高门限和低门限是怎么得来的啊

时间:10-02 整理:3721RD 点击:
我在进行一个DDR2的反射仿真,设定电压为5V,波形出来的时候就有了高门限的值为1.56V,低六限的值为0.94V,请问这两个值是怎么得来的呀。

有同样疑问的顶起来,不要让沉了呀                 
自己先顶个

芯片手册中有,IBIS模型就是根据芯片手册中的参数描述出来的。,仔细研究下吧。

哎呀好呀      等了一个月了     终于有结果了      实在是太……太……太……感谢了

从IBIS模型里面提取出来的,模型里面有定义。

模型里面有定义的话就有。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top