微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > 硬件电路设计讨论 > 怎样提高CVBS信号抗干扰能力

怎样提高CVBS信号抗干扰能力

时间:10-02 整理:3721RD 点击:
CVBS信号走线要求>10MIL,包地,打孔换了一次层,性噪比测出来在零界点,有啥办法能再提高CVBS的抗干扰能力?不打孔走表层能提高多少?

你测试出来多少,56DB?
感觉CVBS还好吧,要求没那么高,我们都是随便整。远离DC-DC电感就成。

怎么拿示波器测试地噪声啊!小编大大

测试GND噪声,这个不会。

54.8 还差点

现在给出方案说要将DC-DC低于CVBS出线

那还差的远。标准56,我们随便整都是58多。你是不是板子上有干扰?方便截图来看看,PCB

你好,小编,我的机器在2G信号注册网络的时候也受到干扰,有一些大的横条纹,有什么办法可以解吗?

GPRS信号的频率900/1800MHz,跟CVBS的带通6.5M(或者算最高分辨率的带宽10M)相差甚远。你应该是电源干扰了。着重检查电源看看。

CVBS滤波器的3dB带宽也就10MHz,有低通滤波的啊。要么你没有用滤波器,

DAC和video buffer(如果有的话)的供电电源质量再优化一下试试看

cvbs的两侧包地最好可以打上一些连续的较密集的地过孔

cvbs输出线上的75R串联电阻,试着放到尽量靠近输出接口的位置

以上11#和13#的建议,请先试一下,最好把具体整改内容贴出来,看看最后可以提升多少,希望可以帮到你!

小编,看起来是电源引起的,目前用12V供电的小电视测试,将小电视和主板分开用两个稳压电源供电就OK,共用一个稳压电源供电就会有很大的纹波。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top