板子回来出现一个很奇怪的问题
时间:10-02
整理:3721RD
点击:
板子回来发现一个很奇怪的问题,上电前没有短路,一上电3.3V就短路,摸不着头脑,哪位大家帮忙分析一下。板子的主芯片用的是TLTERA的一个低端FPGA,BGA484封装,目前还查不到原因,望各位大侠指点。
不上电前将吃3.3V电的后端断开,看是3.3V电源问题还是后端问题。
先把你的电源贴出来吧?你这样说等于是白问了。应该是你电源哪里接错了或者封装做错了!
有用胆电容吗?
一个一个模块的拆再一个一个的加上去,从面到点就找到了哪个地方出问题了
“一上电3.3V就短路”,那断电后还短路吗?如果还是短路的话 估计可能是哪个位置烧掉了,那就一路路找吧,如果不短路了,那可以检查下你FPGA程序有没有逻辑错误呢
有可能是 I/O 衝突(I/O Conflict),沒接電前 High-Z,接電後 I/O = Low,但接到一個電源或是為 High 的 I/O,電源就被拉到地了。
或是反過來;沒接電前 High-Z,接電後 I/O = High,但接到一個地或是為 Low 的 I/O,電源就被拉到地了。
电源是这样的,12V输入经过DCDC变为5V,再由LDO变为3.3V,现在实验是拿掉LDO就不会短路,接上LDO就会。把LDO拿掉,直接从稳压源供电3.3V,设置过流保护,还是一样的现象,一上电就保护了。板子上其他3.3V的模块都断开了,只剩下FPGA了,所以问题肯定定位在FPGA,很有可能就是你说的这种情况,IO上电前是高,一上电就被拉低了。
是后端问题,不是3.3V的电源问题
补充一下:目前3块板子中,有2块板子都是同样的现象,只有1块板子是正常的。
断电后不再短路,FPGA的逻辑程序还没下呢,刚回来,先检查电压的。
检查FPGA IO冲突
目前逻辑都没下呢,咋检查?
还在查吗,是短路吗?
不良版的LDO輸出還正常嗎?
是否因為IC被LDO輸出電壓擊穿
