微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > 硬件电路设计讨论 > USB匹配电阻选多大?

USB匹配电阻选多大?

时间:10-02 整理:3721RD 点击:
这种东西没有什么好纠结的,具体问题具体分析,调试时候看哪个值好,就用哪个,就像DDR2的VTT上拉,我看过的不同电路中各种值的电阻都有。经验+实际操作=最优方案。

加完電阻之後還是要看 USB 眼圖的,加了電阻如果 USB 眼圖不會過,那還是沒有辦法取得 USB 合格認證。

USB差分匹配阻抗是90欧姆。

串的这种电阻是源端匹配电阻,其值一般在22——50欧范围内,摆件时靠近源端摆;
之所以串联电阻值会变动是因为要使:源端阻抗(驱动端阻抗+到串联电阻端走线阻抗)+串联阻抗 =  90 (走线或负载端特性阻抗),当源端阻抗或到串联电阻端走线阻抗变化时会调整外部串联匹配电阻来达到阻抗匹配的目的。
大家可以讨论下!

活学活用,不要拘泥于数值的。这个东西跟很多条件有关系,跟PCB的阻抗,驱动端输出阻抗,负载端输入阻抗都有关系的,不是一个数值就可以通用的。像6楼说的,一般来说源端匹配电阻在22-50欧姆范围内,具体的值还是要看眼图的效果。

串的这种电阻是源端匹配电阻,其值一般在22——50欧范围内,摆件时靠近源端摆;之所以串联电阻值会变动是因为要使:源端阻抗(驱动端阻抗+到串联电阻端走线阻抗)+串联阻抗 =  90 (走线或负载端特性阻抗),当源端阻抗或到串联电阻端走线阻抗变化时会调整外部串联匹配电阻来达到阻抗匹配的目的.

非常同意,不过当USB走在表层的话(USB2.0 High Speed,480Mbps,低的就不用考虑了),要使源端阻抗匹配的是有效阻抗,而不是特征(特性)阻抗,这个有效阻抗跟表层的绿漆的厚度有很大的关系。如果手里有该器件的IBIS文件的话,可以设当的仿真一下

USB高速模式和全速模式下匹配电阻是不一样的,讲起来篇幅太长,详见  blog.sina.com.cn/s/blog_7bfaf44b010147u9.html[/url]

高速模式下是电流驱动的,匹配电阻加入后会使信号变差!

所以不能一概而论~~~

最终的目的是解决问题,不用那么死板,具体问题具体分析,解决了问题,才是最主要的。

站位学习

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top