mobile DDR引脚连接
时间:10-02
整理:3721RD
点击:
本人最近在画一块板子,有几个问题想询问一下:
1.mobile DDR的地址线和控制线能否直接连接cyclone iii FPGA,要不要加匹配电阻和别的什么,要加的话,电阻值在什么范围?
2.DDR的地址和控制线能连接FPGA的任意IO PIN吗?还是必须连到某些特定的引脚?
3.如果把mobile DDR和FPGA画在两块板子上,再通过接插件连接在一起,这样可以吗?如果可以的话,能否推荐一些适宜DDR这种高频的接插件?两块板子的接口有什么需要注意的地方吗?
由于我之前未接触过DDR这种高频的东西,所以问题较多,还麻烦各位大侠不吝赐教!谢谢!
1.mobile DDR的地址线和控制线能否直接连接cyclone iii FPGA,要不要加匹配电阻和别的什么,要加的话,电阻值在什么范围?
2.DDR的地址和控制线能连接FPGA的任意IO PIN吗?还是必须连到某些特定的引脚?
3.如果把mobile DDR和FPGA画在两块板子上,再通过接插件连接在一起,这样可以吗?如果可以的话,能否推荐一些适宜DDR这种高频的接插件?两块板子的接口有什么需要注意的地方吗?
由于我之前未接触过DDR这种高频的东西,所以问题较多,还麻烦各位大侠不吝赐教!谢谢!
1、肯定是要加电阻的,电阻的大小由你的传输线阻抗决定。
2、最好的办法就是你换了引脚以后,让你们的逻辑工程师编译一下,看有没有错,如果没错,理论上是没问题的
3、这个暂时不知道
1.DDR1需要添加串联匹配电阻;如果是DDR2就不用 了,因为他的内部集成了已经。
2.同楼上所说的。
3.个人觉得这样做不是太好。因为接插件容易导致阻抗不匹配,从而造成信号完整性问题,另外,如果安装不好影响会更大,结果很可能会死机。
