微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > 硬件电路设计讨论 > FPGA的去耦电容该怎么设计?去耦电容值,去耦电容数量该怎么确定?

FPGA的去耦电容该怎么设计?去耦电容值,去耦电容数量该怎么确定?

时间:10-02 整理:3721RD 点击:
想为cyclone V 系列的5CEFA7F27这款FPGA设计去耦电容电路,但是不知道该如何下手。参考了altera公司的一块开发板,给出的FPGA的去耦电容电路如下所示,但是感觉这个去耦电容电路太复杂了,不适合于我的设计,想请教各位大神,FPGA的去耦电容设计该如何下手,为了方便,只用一些简单的0.1UF的高频陶瓷电容可以吗?


可以自行調整更改,以自己的需求為準,

一个电源管脚一个,还要靠近管脚放置

我的水平不够,不过我的看法是要看你的负载。如果交给我只能用最笨的办法,一边量测杂讯的波形,一边添加电容.....毕竟不同容值效果不一样.

0000000000000000000000000000000000000000000000000000

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top