微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > 硬件电路设计讨论 > 关于静电防护的设计

关于静电防护的设计

时间:10-02 整理:3721RD 点击:
  各位大神,静电防护设计大家大概的思路是什么?不同的器件需要到不同的静电防护电路,但是引用tvs管和直接连电容接地设计等等有什么区别?我要设计的是独立器件电路,不是引用esd芯片,请各位大神赐教~~~~

顶一下,希望各路大神能给小弟一个思路,特别是电源的静电防护和外壳的静电防护思路与区别,谢谢~~~~~

在有可能发生静电的地方,例如按键,缝隙,外露的connect等放置合适的ESD管即可。

实际上要预防ESD
1.低阻抗的IC的GND回流路径是最根本的,在PCB Layout是要注意;
2.在connectors附近,放置10nf左右电容,可吸收一些静电抢放入的脉冲尖峰;
3.如果有lcd屏幕,是相对比较脆弱的地方,可以选择在LCD屏周围加铁框;
4.目前IC自身有一定ESD性能,至少抗正负4KV,如果打16KV静电,为保险起见,可以选择VCC附近加0402封装的PESD管;
5.有时候esd实验实在不过,在打静电缝隙下面去掉绿油,把GND漏出来,可以显著减少ESD。

遇到高手了,最近正在解决一个USB口的ESD问题。USB口一打静电,连接的hub就掉。
你的方法5挺有意思,能详细说说嘛?打算看我这个问题能不能试试。

好好好好好好好好好好好好好好好好好好好好好好好好好好好好好好好好好好好好

我们一般是用ESD器件拉到地,电容的话起不到防静电目的。

正解。

10nF电容确实有效的,亲测

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top