微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > 硬件电路设计讨论 > 关于下拉电阻的问题,求大神不吝赐教

关于下拉电阻的问题,求大神不吝赐教

时间:10-02 整理:3721RD 点击:
小弟一直搞不清楚 为什么要接下拉电阻除了三极管的B级下拉电阻可以钳位电压在0.7让他导通,其他地方为什么是通过电阻下拉  就比如复位电路后面接了个电阻 为什么不直接接地也可以把尖峰浪涌排向地啊  怎么还接个电阻来消耗功率,

下拉电阻这个称呼不是很妥当,在处理数字信号的时候,是为了确定电平,其他时候应称呼为偏置为了设置合适的工作点

谢谢

上拉下拉是数字电路的说法,是为了把一个不确定或者易干扰的信号稳定在某一电平。三极管B级的那个接地的电阻主要是因为,单片机刚上电的时候IO口的电平是不稳定的,加个电阻接地可防止误操作。复位电路的那个电阻明显不是下拉作用,电容也不是来滤浪涌的。任何一本模拟电子都会介绍电容充电时的伏安特性曲线,MCU复位脚就是来判断电阻上的电位的持续时间,来实现复位的操作。

6666666666666666

信号接下拉上拉电阻为了让信号不悬空,确保信号高电平还是低电平,能够让信号在高低电平之间稳定变化。

信号接下拉上拉电阻为了让信号不悬空,确保信号高电平还是低电平,能够让信号在高低电平之间稳定变化。

yes!ok!ok!ok!

我什么电路都习惯上拉哈,因为一般都不在乎功耗

66666

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top