微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > 硬件电路设计讨论 > 运放电路

运放电路

时间:10-02 整理:3721RD 点击:
求大神支招,怎么计算这个电路的放大倍数?万分


    1 x 1 x (1M/10k + 1)
= 101

都是跟随的啊,没放大

呃?第三个接了两个电阻和一个电容那也没放大吗?

呃?第三个接了两个电阻和一个电容那也没放大吗?

呃?第三个接了两个电阻和一个电容那也没放大吗?

两级跟随是个什么样的用法

6楼坛友的答案正确                       

我也这样算的,可是并了个电容我就不确定了?求解释那个电容,谢谢

谢谢,不太确定并的那个电容,是滤波吗?

并联电容后,负反馈随频率的升高而增强。

并联电容后,负反馈随频率的升高而增强。

  从总体来看,是交流放大,而且主信号频率肯定不会高。
  如果信号频率很高,到了第三级,被那个较大容量的电容短路到10k电阻上了,最终放大倍数还是很低,甚至接近于1,1M电阻也无用了。这有意思吗?
  对于低频的交流信号而言,那个较大容量的电容,对主信号几乎无影响,倒是可以将主信号中可能存在的持续高频的、瞬间尖刺的、阶跃抖动的干扰滤出或削弱,而不被统统放大101倍。我想,这就是那个电容的伟大功绩了。
  仅供参考。

可以详细点说说吗?不是很理解,谢谢

或者关于这方面有什么资料,能介绍给我吗?非常感谢

很有道理,谢谢了,信号确实不高,测心电和脑电的,非常感谢

对于交流来说,电容的容抗随频率的升高而降低,这里的电容并联电阻的总阻值是交流信号的反馈电阻值。

对于交流来说,电容的容抗随频率的升高而降低,这里的电容并联电阻的总阻值是交流信号的反馈电阻值。

对于交流来说,电容的容抗随频率的升高而降低,这里的电容并联电阻的总阻值是交流信号的反馈电阻值。

不是的  建议仔细看楼上坛友的讲解

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top